用两片74LS138译码器和与非门,设计一个多输出的组合逻辑电路,输出的逻辑函数式为:F1(A,B,C,D)=∑m(1,2,5,8,11,15),F2(A,B,C,D)=∑m(0,2,7,8,11,14)(A为高位)。
试分析图6-2所示时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。
试用输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为3位二进制数。二者之间关系如下:
2≤X≤5时,F=X+2
X<2时,F=1
X>5时,F=0
晶体管单管放大电路如图(a)所示,其中电阻RB可调,当输入ui、输出uo。的波形如图(b)所示时,输出波形()。
A.出现了饱和失真,应调大RB
B.出现了饱和失真,应调小RB
C.出现了截止失真,应调大RB
D.出现了截止失真,应调小RB