题目内容
(请给出正确答案)
[主观题]
试用一片集成四位二进制加法计数器74LS161和一片3/8线译码器74LS138组成一个五节拍顺序脉冲发生器。
试用一片集成四位二进制加法计数器74LS161和一片3/8线译码器74LS138组成一个五节拍顺序脉冲发生器。
查看答案
如果结果不匹配,请 联系老师 获取答案
试用一片集成四位二进制加法计数器74LS161和一片3/8线译码器74LS138组成一个五节拍顺序脉冲发生器。
用一片如图A1-4所示的4位二进制加法计数器74161和必要的逻辑门电路设计一个可控计数器,要求当控制信号M=1时,实现七进制计数器;而当控制信号M=0时,实现十三进制计数器。画出所设计的可控计数器的逻辑电路。
中规模集成同步4位二进制加法计数器74LS161的功能表如下表所示,要求:
CP | bar{CR}bar{LD} | CTPCTT | D0D1D2D3 | Q0n+1Q1n+1Q2n+1Q3n+1 |
× | 0 × | × × | × × × × | 0 0 0 0 |
↑ | 1 0 | × × | d0d1d2d3 | d0d1d2d3 |
× | 1 1 | 0 × | × × × × | 保 持 |
× | 1 1 | × 0 | × × × × | 保 持 |
↑ | 1 1 | 1 1 | × × × × | 4位二进制加法计数器 进位输出:CO=CTTQ3Q2Q1Q0 |
如图所示逻辑电路由CT74161(同步四位二进制计数器)和CT74151(八选一数据选择器)组成。
试用四位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入四位二进制数相加,而M=1时,它将两个四位二进制数相减。允许附加必要的门电路。74LS283的框图如图3.2.22所示。
试用74LS161型同步二进制计数器接成十二进制计数器:(1)用清零法;(2)用置数法。
试用74LS161型同步二进制计数器接成十二进制计数器:(1)用清零法;(2)用置数法。