首页 > 园林绿化作业人员
题目内容 (请给出正确答案)
[主观题]

试用ROM设计一个乘法器。已知输入是两个2位二进制数 A1A0和B1B0,输出是二者的乘积,并用4位二进制数表示,即Y3

试用ROM设计一个乘法器。已知输入是两个2位二进制数 A1A0和B1B0,输出是二者的乘积,并用4位二进制数表示,即Y3Y2Y1Y0。要求画出ROM电路的与或逻辑阵列。

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“试用ROM设计一个乘法器。已知输入是两个2位二进制数 A1A…”相关的问题
第1题
用16×4位的ROM设计一个将两位二进制数相乘的乘法器电路,列出真值表,画出存储矩阵的点阵图。

点击查看答案
第2题
试用4位并行加法器74LS283设计一个加/减运算电路。当控制信号K=0时将两个输入的4位二进制数相加,而K=1时它将

试用4位并行加法器74LS283设计一个加/减运算电路。当控制信号K=0时将两个输入的4位二进制数相加,而K=1时它将两个输入的4位二进制数相减,允许附加必要的门电路。

点击查看答案
第3题
试用四位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入四位二进制数相加,而M=1时,

试用四位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入四位二进制数相加,而M=1时,它将两个四位二进制数相减。允许附加必要的门电路。74LS283的框图如图3.2.22所示。

点击查看答案
第4题
试用4位并行加法器74LS283设计一个加/减运算电路。当控制信号M=0时它将两个输入的4位二进制数相加,而M=1时它

试用4位并行加法器74LS283设计一个加/减运算电路。当控制信号M=0时它将两个输入的4位二进制数相加,而M=1时它将两个输入的4位二进制数相减。两数相加的绝对值不大于15。允许附加必要的门电路。

点击查看答案
第5题
试用4位并行加法器74LS83和必要的门电路设计一个加/减运算电路。要求电路在控制信号M=0时它将两个输入的4位二进制数相加,而M=1它将两个输入的4位二进制书相减。

点击查看答案
第6题
试用两个JK触发器按步骤设计一个同步时序电路。要求该电路有两个输入E、X。当E=0时,不管X的值等于几,触发器状
态都保持不变;当E=1时,若X=0,则触发器状态按00,01,10,11顺序循环;若X=1,则触发器状态按11,10,01,00顺序循环。
点击查看答案
第7题
试用CMOS传输门设计一个CMOS三态输出的两输入端与非门,画出逻辑电路并列出其真值表。

点击查看答案
第8题
试用矩形窗口设计法设计一个FIR线形相位低通数字滤波器,已知ωc=0.5π,N=21。画出h(n)和曲线,再计算正、负肩峰

试用矩形窗口设计法设计一个FIR线形相位低通数字滤波器,已知ωc=0.5π,N=21。画出h(n)和曲线,再计算正、负肩峰值的位置和过渡带宽度。

点击查看答案
第9题
试用八选一数据选择器CT4151(逻辑符号图3.2.45)设计一个四舍五入电路。输入为8421BCD码,当输入量DCBA大于等

试用八选一数据选择器CT4151(逻辑符号图3.2.45)设计一个四舍五入电路。输入为8421BCD码,当输入量DCBA大于等于5时,输出Z为1,否则输出Z为0。

点击查看答案
第10题
试用74HC138和最少数量的二输入逻辑门设计一个不一致电路。当A、B、C的3个输入不一致时,输出为1;3个输入一致时

,输出为0。

点击查看答案
第11题
试用74LS138和逻辑门设计一个组合逻辑电路,该电路的输入X和输出F均为三位二进制数,其输入和输出关系如下:

当2<X<5,F=X+2;

当X≤2时,F=0;

当X≥5,F=1

要求列出真值表,画出卡诺图。

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改