试用JK触发器设计一个变模计数器,要求: (1)控制端X=0时,计数器的模M=3,计数规律为
(2)控制端X=1时,计数器的模M=4,计数规律为
试画出逻辑电路图。
用一片如图A1-4所示的4位二进制加法计数器74161和必要的逻辑门电路设计一个可控计数器,要求当控制信号M=1时,实现七进制计数器;而当控制信号M=0时,实现十三进制计数器。画出所设计的可控计数器的逻辑电路。
对于JK触发器,若J=K,则可完成______触发器的逻辑功能;若K=,则可完成______触发器的逻辑功能。
用两片4位数值比较器74HC85实现三个4位二进制数A=A3A2A1A0,B=B3B2B1B0,C=C3C2C1C0的并行比较。要求给出“A最大”、“A最小”和“三个数相等”三个输出信号,必要时可用门电路。
设有一个4位二进制数X,送到一个判别电路。要求:①当4≤X≤7时,输出YA=1②>X≤3时,输出YB=1③当X≥8时,输出YC=1。试用两片4位数字比较器74LS85与若干个逻辑门实现此判别电路。
执行指令时,以寄存器名作为一个操作数,这种寻址方式称为(9)寻址。
A.寄存器
B.相对
C.基址变址
D.寄存器间接
A.由32位二进制数组成
B.每8位为一组,用小数点“.”分隔
C.每4位为一组,用小数点“.”分隔
D.每组用相应的十进制数(0-255之间的正整数)表示