题目内容
(请给出正确答案)
[单选题]
4LS169为一个同步四位二进制可逆计数器,有下列()说法成立。
A.置输入信号UP/DN=0,则为加1计数;
B.置输入信号UP/DN=0,则为减1计数;
C.Rco仅为进位信号;
D.计数器不能用跳跃的方法实现任意模数的计数。
查看答案
如果结果不匹配,请 联系老师 获取答案
A.置输入信号UP/DN=0,则为加1计数;
B.置输入信号UP/DN=0,则为减1计数;
C.Rco仅为进位信号;
D.计数器不能用跳跃的方法实现任意模数的计数。
如图所示逻辑电路由CT74161(同步四位二进制计数器)和CT74151(八选一数据选择器)组成。
上升到10m时,黄指示灯开始亮;当水位上升到12m时,红指示灯开始亮。水位不可能上升到14m,且同时只有一个指示灯亮。试用“或非”门设计此报警器的控制电路。
试用四位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入四位二进制数相加,而M=1时,它将两个四位二进制数相减。允许附加必要的门电路。74LS283的框图如图3.2.22所示。
试用一片集成四位二进制加法计数器74LS161和一片3/8线译码器74LS138组成一个五节拍顺序脉冲发生器。
同步时序电路有一个输入端和一个输出端,输入为二进制序列X0X1X2…当输入序列中1的数目为奇数时输出为1,作出这个时序奇偶校验电路的状态图和状态表。
用PAL16R6设计一个4位二进制计数器,要求:
(1)具有并行置数功能。并行数据输入为P0,P1,P2,P3,控制信号为。当时并行置数;当时计数。
(2)具有加/减计数功能。控制信号为,当且时为加计数;当且时为减计数。
(3)具有并行输出Q0,Q1,Q2,Q3。
(4)具有进位输出C和借位输出B。
设计一个可控同步计数器,M1、M2为控制信号,要求:
(1)M1M2=00时,维持原状态;
(2)M1M2=01时,实现模2计数;
(3)M1M2=10时,实现模4计数;
(4)M1M2=11时,实现模8计数。